Analog Devices ADSP-SC598雙sharc+數字信號處理器(A55處理器)的介紹、特性、及應用


Analog Devices公司ADSP-SC598 Dual-SHARC+ 數字信號處理器(dsp)采用集成的Arm Cortex-A55,運行頻率高達1.2GHz。A55處理器具有FPU和Neon DSP擴展,可處理額外的實時處理任務,并管理用于連接音頻應用中時間關鍵數據的外設。這些接口包括千兆以太網、USB高速、CAN FD和各種其他連接選項,以實現靈活和簡化的系統設計。
ADSP-SC598 SHARC處理器采用Analog Devices, Inc.的超級哈佛架構。這些32位/40位/64位浮點處理器針對高性能音頻/浮點應用進行了優化,具有大型片上靜態隨機存取存儲器(SRAM),多個消除輸入/輸出(I/O)瓶頸的內部總線以及創新的數字音頻接口(DAI)。SHARC+核心包括緩存增強和分支預測,同時保持指令集與以前的SHARC產品的兼容性。
通過集成一組豐富的行業領先的系統外設和內存,SHARC+處理器是需要類似于精簡指令集計算(RISC)的可編程性、多媒體支持和領先的信號處理的應用程序的首選平臺。這些應用包括需要高浮點性能的汽車、專業音頻和基于工業的應用。
特性
SHARC+核心基礎設施
核心時鐘頻率最高800MHz或1GHz
2x 640KB片上級1 (L1) SRAM內存(帶奇偶校驗)提高低延遲性能
32位、40位和64位浮點支持
32位不動點
字節、短字、字和長字尋址
Arm核心架構
1.2GHz Arm Cortex-A55(帶Neon/FPU)
32kByte/32kByte L1 instr。/數據緩存
256kByte二級緩存
內存
帶有ECC保護的2048KB片上2級(L2) SRAM -在許多用例中無需外部存儲器
L3 (Level 3)接口,針對低系統功耗進行優化,提供16位DDR3接口(支持1.35V的DDR3L器件)
16位DDR/DDR3L內存控制器,支持1.35V DDR3L
高級硬件加速器
增強的FIR/IIR卸載引擎以核心時鐘頻率運行,以增加處理能力
安全加密引擎與OTP
強大的DMA系統
數字音頻接口(DAI)
8個全SPORT接口,支持TDM和I2S模式
2個S/PDIF Rx/Tx, 8個ASRC對
8倍精度時鐘發生器
2個4通道PDM麥克風輸入
40 x緩沖區
其他外設連接/接口
1x eMSI (SDIO/eMMC)
2個四SPI, 1個八進制SPI
大聯盟3 / 6-pin
6x I(2)C, 3x UARTs
2x link接口
16x通用定時器,1x通用計數器
3x看門狗定時器
ePPI
USB 2.0 HS OTG控制器
10/100 EMAC
10/100/1000 EMAC帶AVB和1588
2x CAN FD
8-ch 12位內務ADC
135個GPIO引腳,40個DAI引腳
熱傳感器
17mm × 17mm (0.8mm節距)400球CSP_BGA封裝
安全與保護
加密硬件加速器
快速安全啟動與IP保護
增強的FIR和IIR加速器運行高達1GHz
AEC-Q100符合汽車應用要求
應用程序
汽車
音頻放大器
單位負責人
非國大/共和黨全國委員會
后座娛樂
數字駕駛艙
ADAS
消費級和專業級音頻
演講者
聽起來棒
avr的
會議系統
混合控制臺
麥克風陣列
耳機
責任編輯:David
【免責聲明】
1、本文內容、數據、圖表等來源于網絡引用或其他公開資料,版權歸屬原作者、原發表出處。若版權所有方對本文的引用持有異議,請聯系拍明芯城(marketing@iczoom.com),本方將及時處理。
2、本文的引用僅供讀者交流學習使用,不涉及商業目的。
3、本文內容僅代表作者觀點,拍明芯城不對內容的準確性、可靠性或完整性提供明示或暗示的保證。讀者閱讀本文后做出的決定或行為,是基于自主意愿和獨立判斷做出的,請讀者明確相關結果。
4、如需轉載本方擁有版權的文章,請聯系拍明芯城(marketing@iczoom.com)注明“轉載原因”。未經允許私自轉載拍明芯城將保留追究其法律責任的權利。
拍明芯城擁有對此聲明的最終解釋權。